## (12)公開特許公報(A)

(11) 特許出願公開番号

## 特開2017-69423 (P2017-69423A)

(43) 公開日 平成29年4月6日(2017.4.6)

| (51) Int.Cl. |        |               | FΙ             |          |            | テーマコー           | ド(参考)               |
|--------------|--------|---------------|----------------|----------|------------|-----------------|---------------------|
| H01L         | 21/822 | (2006.01)     | HO1L           | 27/04    | Т          | 4M106           |                     |
| H01L         | 27/04  | (2006.01)     | HO1L           | 29/91    | С          | 5F038           |                     |
| HO1L         | 29/861 | (2006.01)     | HO1L           | 29/91    | Е          |                 |                     |
| H01L         | 29/868 | (2006.01)     | HO1L           | 29/91    | А          |                 |                     |
| H01L         | 21/329 | (2006.01)     | HO1L           | 27/04    | Н          |                 |                     |
|              |        |               | 審査請求 未         | 請求 請求項   | iの数 10 O L | (全 20 頁)        | 最終頁に続く              |
| (21) 出願番号    | •      | 特願2015-194294 | (P2015-194294) | (71) 出願人 | 308033711  |                 |                     |
| (22) 出願日     |        | 平成27年9月30日    | (2015.9.30)    |          | ラピスセミコン    | ンダクタ株式会         | 社                   |
|              |        |               |                |          | 神奈川県横浜ī    | <b>F港北区新横</b> 浜 | 二丁目4番地              |
|              |        |               |                |          | 8          |                 |                     |
|              |        |               |                | (71) 出願人 | 508262836  |                 |                     |
|              |        |               |                |          | 株式会社ウォノ    | レツ              |                     |
|              |        |               |                |          | 福岡県福岡市     | 昆区百道浜三          | 丁目8番33              |
|              |        |               |                |          | 号          |                 |                     |
|              |        |               |                | (71)出願人  | 598015084  |                 |                     |
|              |        |               |                |          | 学校法人福岡ス    | 大学              |                     |
|              |        |               |                |          | 福岡県福岡市均    | 成南区七隈8丁         | <sup>•</sup> 目19番1号 |
|              |        |               |                | (74)代理人  | 100079049  |                 |                     |
|              |        |               |                |          | 弁理士 中島     | 淳               |                     |
|              |        |               |                | (74)代理人  | 100084995  |                 |                     |
|              |        |               |                |          | 弁理士 加藤     | 和詳              |                     |
|              |        |               |                |          |            | 最               | l終頁に続く              |

(54) 【発明の名称】耐圧評価用素子及び耐圧評価用素子の製造方法

(57)【要約】

(19) 日本国特許庁(JP)

【課題】基板への高電圧の外乱印加に伴う素子あるいは 評価系の破壊が抑制された耐圧評価用素子及び耐圧評価 用素子の製造方法を提供すること。

【解決手段】n型基板12と、n型基板の一方の面上に 形成された絶縁層14、16と、絶縁層上に形成された 多結晶シリコン層の一部に添加されたn型不純物及びn 型不純物に接して添加されたp型不純物により形成され るpn接合を有する温度センサ60と、n型基板にp型 の不純物が添加されて形成されたウエル領域26の内部 にさらにp型の不純物が高濃度に添加されて形成された P+拡散層28と、絶縁層を貫通するビアによりP+拡 散層と接続されるとともに絶縁層上に設けられたウエル 電極22bと、n型基板の他方の面に形成されたバック メタル30と、を含む。

【選択図】図1



【特許請求の範囲】

- 【請求項1】
  - 第1導電型の基板と、
  - 前記基板の一方の面上に形成された絶縁層と、
- 前記 絶 縁 層 上 に 形 成 さ れ た 多 結 晶 シ リ コ ン 層 の 一 部 に 添 加 さ れ た n 型 不 純 物 及 び 前 記 n 型不純物に接して添加されたp型不純物により形成されるpn接合を有する温度センサと
- 前記基板に第2導電型の不純物が添加されて形成されたウエル領域の内部にさらに第2 導電型の不純物が高濃度に添加されて形成された第2導電型領域と、
- 10 前記絶縁層を貫通するビアにより前記第2導電型領域と接続されるとともに前記絶縁層 上に設けられた第1電極と、
  - 前記基板の他方の面に形成された第2電極と、
- を含む耐圧評価用素子。
- 【請求項2】
- 前 記 絶 縁 層 上 に 形 成 さ れ た 多 結 晶 シ リ コ ン 層 に p 型 不 純 物 又 は n 型 不 純 物 が 添 加 さ れ て 形成された発熱体をさらに含む
- 請求項1に記載の耐圧評価用素子。
- 【請求項3】

前記絶縁層を貫通するビアにより前記温度センサのn型不純物が添加された部分及びp 型 不 純 物 が 添 加 さ れ た 部 分 と 接 続 さ れ る と と も に 前 記 絶 縁 層 上 に 設 け ら れ た 第 1 電 極 対 と

20

前記絶縁層を貫通するビアにより前記発熱体の両端と接続されるとともに前記絶縁層上 に設けられた第2電極対と、をさらに含む

- 請求項2に記載の耐圧評価用素子。
- 【請求項4】

前記基板に第1導電型の不純物が高濃度に添加されて形成された第1導電型領域と、 前記絶縁層を貫通するビアにより前記第1導電型領域と接続されるとともに前記絶縁層

上に設けられた第3電極と、をさらに含む

請求項1~請求項3のいずれか1項に記載の耐圧評価用素子。

【請求項5】

前 記 絶 縁 層 上 に 形 成 さ れ る と と も に 多 結 晶 シ リ コ ン に 第 2 導 電 型 の 不 純 物 が 添 加 さ れ 、 かつ前記第1電極と前記第2導電型領域との間に形成されたフューズ、及び、前記絶縁層 上に形成されるとともに多結晶シリコンに第1導電型の不純物が添加され、かつ前記第3 電極と前記第1導電型領域との間に形成されたフューズの少なくとも一方をさらに含む

請求項4<<br />
に記載の耐圧評価用素子。

【請求項6】

前 記 絶 縁 層 が 、 フ ィ ー ル ド 酸 化 膜 及 び 該 フ ィ ー ル ド 酸 化 膜 上 に 形 成 さ れ た 絶 縁 膜 か ら な る

請求項1~請求項5のいずれか1項に記載の耐圧評価用素子。

【請求項7】

40

30

前 記 基 板 が シ リ コ ン 基 板 で あ り 、 前 記 第 1 導 電 型 が n 型 で あ り 、 前 記 第 2 導 電 型 が p 型 である

- 請求項1~請求項6のいずれか1項に記載の耐圧評価用素子。
- 【請求項8】
- 第1導電型の基板の一方の面に第2導電型の不純物を添加してウエル領域を形成する工 程と、
  - 前記基板上に絶縁層を形成する工程と、

前記絶縁層に開口を設け該開口を介して第2導電型の不純物を高濃度に添加して前記ウ エル領域内に第2導電型領域を形成する工程と、

前記絶縁層上にパターニングされた多結晶シリコン層を形成する工程と、

前記多結晶シリコン層の一部にn型不純物を添加し、該n型不純物に接してp型不純物 を添加し、pn接合を有する温度センサを形成する工程と、 前記絶縁層及び前記多結晶シリコン上に絶縁膜を形成する工程と、 前記絶縁膜及び前記絶縁層を貫通するビアにより前記第2導電型領域と接続された第1 電極を前記絶縁膜上に形成する工程と、 前記基板の他方の面に第2電極を形成する工程と、 を含む耐圧評価用素子の製造方法。 【請求項9】 前記絶縁層上にパターニングされた多結晶シリコン層を形成する工程と、 10 前記多結晶シリコン層にp型不純物又はn型不純物を添加して発熱体を形成する工程と 、をさらに含む 請求項8に記載の耐圧評価用素子の製造方法。 【請求項10】 前記絶縁層上にパターニングされた多結晶シリコン層を形成する工程と、 前記多結晶シリコン層に第2導電型の不純物を添加させ前記第2導電型領域に接続され るフューズを形成する工程と、をさらに含む 請求項8又は請求項9に記載の耐圧評価用素子の製造方法。 【発明の詳細な説明】 【技術分野】 20  $\begin{bmatrix} 0 & 0 & 0 & 1 \end{bmatrix}$ 本発明は、耐圧評価用素子及び耐圧評価用素子の製造方法に関し、特にパワー半導体の 実装用材料の耐圧評価用TEG(Test Element Group)として用いら れる耐圧評価用素子、及びその製造方法に関する。 【背景技術】 [0002]パワ-半導体とは、自動車やエアコンなど電力消費量の大きい機器の、電気エネルギー の制御や供給に用いられる半導体である。たとえば、自動車の分野では、近年、電気自動 車やハイブリッド車、燃料電池車などに使用されるモータのエネルギー効率を高めるため に、さらなる高電力出力が要求されるようになってきており、モータの高電力出力化に伴 って、モータを制御するパワー半導体の制御電力も著しく高くなってきている。 30  $\begin{bmatrix} 0 & 0 & 0 & 3 \end{bmatrix}$ 他方、モータの高出力電力化等に起因してモータ周辺の温度上昇も顕著になってきてお り、その結果、パワー半導体は高温環境下での動作も要求されつつある。そのため、パワ ー半導体に使用される樹脂などの実装用材料も高温環境下での高電圧耐性が要求されるよ うになってきている。そのような趨勢下、熱の集中と高電圧の印加という環境下における 実装用材料の劣化の問題に対応するために、温度をモニタしながら実装用材料の高電圧耐 性を試験するための耐圧評価用TEG、すなわち耐圧評価用素子のニーズが高まりつつあ る。 [0004]大電力の印加に配慮した従来技術に係る温度モニタ方法として、特許文献1に開示され 40 た温度検知方法が知られている。特許文献1に開示された温度検知方法に係る構成は、n 型の基板上に形成された被温度検知素子としての電界効果トランジスタと、該電界効果ト ランジスタに隣接して配置された温度検知用ダイオード(PN接合ダイオード)を含んで

ランジスタに隣接して配置された温度検知用ダイオード(PN接合ダイオード)を含んで いる。電界効果トランジスタのゲート端子及びソース端子が基板表面側に配置され、ドレ イン端子が基板裏面側に配置されている。そして、温度検知用ダイオードのアノード端子 及びカソード端子が、基板に形成されたP型のウエル(Pウエル)内に配置され、アノー ド端子とカソード端子との間の順電圧を利用して温度をモニタする。 【0005】

特許文献1では、上記のような温度検知方法において、発熱源である被温度検知素子と 温度検知用ダイオードとの間の熱抵抗を低減することにより、瞬時的に大電力が印加され

(3)

た場合でも被温度検知素子と温度検知用ダイオードとの間に生じる温度差が低減できるとしている。特許文献1における大電力とは電界効果トランジスタに印加される電力であり、したがって、特許文献1では、基板を介して大電力が印加される。

【先行技術文献】

【特許文献】

[0006]

【特許文献1】特開平8-213441号公報

【発明の概要】

【発明が解決しようとする課題】

ところで、高電圧耐性を試験するための高電圧を生成する電源を考えた場合、該電源か ら発生する電圧は、時間的に一定な直流電圧であることが正確な試験環境を構築する上で 理想的といえる。しかしながら、現実的には電圧を印加した瞬間に高電圧を生成する電源 から高電圧パルスが発生したり(スイッチングノイズ)、また長時間高電圧を印加してい るときにランダムに高電圧ノイズが発生したりすることがある。たとえば、天気が不安定 な時期に、長時間(たとえば、1週間程度)連続して電圧を印加している際に、落雷によ り送電線にフラッシュバックが発生するような場合を想定する。そのような場合、電源に 給電する電圧が瞬間的に高くなり、その結果高電圧を生成する電源から発生する電圧にノ イズが重畳されることが知られている。

[0008]

高電圧パルスや高電圧ノイズは交流電圧の一種であるため、たとえば、特許文献1に開 示された温度検知方法に係る構成を高耐圧試験に用いた場合、該構成の裏面に高電圧の交 流電圧が瞬間的に印加される状態が発生することになる。該構成の裏面に高電圧の交流電 圧が瞬間的に印加されると、Pウエルは電気回路的には容量なので、容量の性質から高電 圧の交流電圧はPウエルを通過することになる。そのため、特許文献1に開示された温度 検知方法に係る構成では、Pウエル中に形成された温度検知用ダイオード(PN接合ダイ オード)に高電圧の交流電圧が印加され、該PN接合ダイオードが破壊される可能性があ るという問題に配慮しなければならない。あるいは、PN接合ダイオードに接続された測 定器に大電流が流れ、測定器が破壊される可能性があるという問題に配慮しなければなら ない。このような現象は、一般的にはラッチアップ破壊現象の一種ともみなすことができ る。

【 0 0 0 9 】

本発明は、上述した課題を解決するためになされたものであり、基板への高電圧の外乱 印加に伴う素子あるいは評価系の破壊が抑制された耐圧評価用素子及び耐圧評価用素子の 製造方法を提供することを目的とする。

【課題を解決するための手段】

【0010】

上記目的を達成するために、本発明に係る耐圧評価用素子は、第1導電型の基板と、前記基板の一方の面上に形成された絶縁層と、前記絶縁層上に形成された多結晶シリコン層の一部に添加されたn型不純物及び前記n型不純物に接して添加されたp型不純物により形成されるpn接合を有する温度センサと、前記基板に第2導電型の不純物が添加されて形成されたウエル領域の内部にさらに第2導電型の不純物が高濃度に添加されて形成された第2導電型領域と、前記絶縁層を貫通するビアにより前記第2導電型領域と接続されるとともに前記絶縁層上に設けられた第1電極と、前記基板の他方の面に形成された第2電極と、を含むものである。

【0011】

また、上記目的を達成するために、本発明に係る耐圧評価用素子の製造方法は、第1導 電型の基板の一方の面に第2導電型の不純物を添加してウエル領域を形成する工程と、前 記基板上に絶縁層を形成する工程と、前記絶縁層に開口を設け該開口を介して第2導電型 の不純物を高濃度に添加して前記ウエル領域内に第2導電型領域を形成する工程と、前記 10



絶縁層上にパターニングされた多結晶シリコン層を形成する工程と、前記多結晶シリコン 層の一部にn型不純物を添加し、該n型不純物に接してp型不純物を添加し、pn接合を 有する温度センサを形成する工程と、前記絶縁層及び前記多結晶シリコン上に絶縁膜を形 成する工程と、前記絶縁膜及び前記絶縁層を貫通するビアにより前記第2導電型領域と接 続された第1電極を前記絶縁膜上に形成する工程と、前記基板の他方の面に第2電極を形 成する工程と、を含むものである。

【発明の効果】

【0012】

本発明によれば、基板への高電圧の外乱印加に伴う素子あるいは評価系の破壊が抑制された耐圧評価用素子及び耐圧評価用素子の製造方法を提供することが可能となる。 【図面の簡単な説明】

【0013】

【図1】第1の実施の形態に係る耐圧評価用素子の構成の一例を示す縦断面図である。 【図2】第1の実施の形態に係る温度モニタダイオードの構成の一例を示す縦断面図、及 び平面図である。

【 図 3 】 第 1 の 実 施 の 形 態 に 係 る 発 熱 体 の 構 成 の 一 例 を 示 す 縦 断 面 図 、 及 び 平 面 図 で あ る 。

【図 4 】第 1 の実施の形態に係る耐圧評価用素子の温度モニタダイオード、及び発熱体への電源印加方法を示す図である。

【 図 5 】 第 1 の 実 施 の 形 態 に 係 る 耐 圧 評 価 用 素 子 を 用 い た 耐 圧 試 験 に お け る 被 試 験 体 と の 2 接 続 状 態 を 示 す 断 面 図 及 び 平 面 図 で あ る 。

【図6】第1の実施の形態に係る耐圧評価用素子を用いた耐圧試験における被試験体への 高電圧印加方法のバリエーションを示す図である。

【図7】第1の実施の形態に係る耐圧評価用素子の製造工程の一例を説明するための縦断 面図の一部である。

【図8】第1の実施の形態に係る耐圧評価用素子の製造工程の一例を説明するための縦断 面図の一部である。

【図9】第1の実施の形態に係る耐圧評価用素子の製造工程の一例を説明するための縦断 面図の一部である。

【 図 1 0 】 第 1 の実 施 の 形 態 に 係 る 耐 圧 評 価 用 素 子 の 製 造 工 程 の 一 例 を 説 明 す る た め の 縦 断 面 図 の 一 部 で あ る 。

【図11】第2の実施の形態に係る耐圧評価用素子の構成の一例を示す縦断面図、及びポリシリコン抵抗の平面図である。

【図12】第2の実施の形態に係るポリシリコン抵抗の等価回路を示す図、及びポリシリコン抵抗の電圧 - 電流特性を示すグラフである。

【図13】第2の実施の形態に係る耐圧評価用素子の製造工程の一例を説明するための縦 断面図の一部である。

【図14】第2の実施の形態に係る耐圧評価用素子の製造工程の一例を説明するための縦 断面図の一部である。

【発明を実施するための形態】

【0014】

「第1の実施の形態]

図1 ないし図10を参照して、本実施の形態に係る耐圧評価用素子及び耐圧評価用素子 の製造方法について説明する。本実施の形態では、基板としてN型基板(N型不純物が添加された基板)を用いる形態を例示して説明するが、これに限られず、P型基板(P型不 純物が添加された基板)を用いた形態としてもよい。この場合、以下の説明はP型とN型 とを入れ替えて読めばよい。

【0015】

図1は、本実施の形態に係る耐圧評価用素子10の縦断面図である。本実施の形態に係 る耐圧評価用素子10は、N型基板12、N型基板12の表面側に形成されたフィールド

50

40

20

酸化膜14、フィールド酸化膜14上に形成された酸化膜16、酸化膜16上に形成され たBPSG(Boron Phosphorus Silicon Glass)膜18 、及びBPSG膜18上に形成されたパッシベーション膜20を含んで構成されている。 N型基板12の裏面側には、高電圧を印加するための電極として機能するバックメタル3 0が形成されている。耐圧評価用素子10は、発熱体80により発生させた熱を被試験体 に加えて被試験体を高温に維持しつつ、耐圧試験を行う素子である。耐圧試験の際には、 温度モニタダイオード60により被試験体の温度をモニタする。 【0016】

図1に示すように、N型基板12には、N型の不純物を高濃度に拡散させてN+拡散層 24が形成されており、該N+拡散層24は、パッシベーション膜20に開口部を有する 高電圧電極22aに接続されている。高電圧電極22aは、バックメタル30に印加され た高電圧を被試験体まで導電する機能を有している。また、N型基板12には、P型の不 純物を拡散させてPウエル26が形成されており、該Pウエル26の内部には、P型の不 純物を高濃度に拡散させてP+拡散層28が形成されている。該P+拡散層28は、パッ シベーション膜20に開口部を有するウエル電極22bに接続されている。ウエル電極2 2bは、バックメタル30に印加された高電圧を逆バイアスで受けるウエルPN接合(N 型基板12とPウエル26との界面に形成されるPN接合)に接続されている。

耐圧評価用素子10は、さらに、酸化膜16上に形成された温度モニタダイオード60 及び発熱体80を備えている。発熱体80は抵抗体により構成されており、電圧を印加す ることによって、あるいは電流を流すことによって被試験体を加熱するための熱を発生さ せる部位である。温度モニタダイオード60はPN接合型のダイオードであり、順電圧を 利用して被試験体に与えられる温度をモニタする。

**[**0018**]** 

図2(a)は、温度モニタダイオード60の縦断面図を、図2(b)は、温度モニタダ イオード60の平面図を各々示している。図2に示すように、温度モニタダイオード60 は、P+ポリシリコン62、N+ポリシリコン64、P+ポリシリコン62に接続された モニタ電極22c、及びN+ポリシリコン64に接続されたモニタ電極22dを含んで構 成されている。

【0019】

P + ポリシリコン62は、ポリシリコンすなわち多結晶シリコンに P 型不純物を高濃度 に添加させて形成されており、N + ポリシリコン64は、多結晶シリコンに N 型の不純物 を高濃度に添加させて形成されている。P + ポリシリコン62とN + ポリシリコン64と が接触する界面は P N 接合を形成し、モニタ電極22cと22dとの間に電源を接続する ことにより、温度モニタダイオード60は P N 接合型のダイオード特性を示す。 【0020】

図3(a)は、発熱体80の縦断面図を、図3(b)は、発熱体80の平面図を各々示している。図3に示すように、発熱体80は、ポリシリコン82、及びポリシリコン82 の両端に接続された発熱体電極22e、22fを含んで構成されている。本実施の形態では、ポリシリコン82は抵抗体であり、N型の不純物を添加させて形成されているが、むろんP型の不純物を添加させて形成してもよい。発熱体電極22eと22fとの間に電圧を印加することにより、又は電流を流すことにより、発熱体80からジュール熱を発生させて被試験体に加え、被試験体を高温にする。

たとえば、ポリシリコン82を含む発熱体電極22eと22fとの間の電気抵抗をR( :オーム)とし、発熱体電極22eと22fとの間に印加する電圧をV(V:ボルト) とすると、発熱体80で消費される電力Pは、P=V<sup>2</sup>/R(W:ワット)となり、この 電力Pに応じた熱が被試験体に加えられる。あるいは、発熱体電極22e-22f間に流 す電流をI(A:アンペア)とすると、発熱体80で消費される電力Pは、P=R×I<sup>2</sup> (W)となり、この電力Pに応じた熱が被試験体に加えられる。

50

40

30

10

[0022]

なお、上記実施の形態では、発熱体80を、酸化膜16上にポリシリコンを用いて形成 する形態を例示したが、これに限られず、たとえば、N型基板12にP型又はN型の不純 物を拡散させて形成することも可能である。さらには、発熱体80を耐圧評価用素子10 とは別体とし、独立して被試験体に対し熱を加える形態としてもよい。 【0023】

(7)

つぎに、図4を参照して、本実施の形態に係る温度モニタダイオード60及び発熱体80について、耐圧試験における電源の接続方法の一例を含めより詳細に説明する。 【0024】

まず、温度モニタダイオード60には、図4に示すように、温度モニタダイオード60 に対して順方向接続となるように温度モニタ用の電源から電圧VD(モニタ電圧VD)を 印加する(すなわち、P+ポリシリコン62に電源の正極を、N+ポリシリコン64に電 源の負極を接続する)。温度モニタダイオード60の周囲の温度に応じて、温度モニタダ イオード60の順方向の電流ID(モニタ電流ID)が変化するので、予め測定しておい た温度モニタダイオード60の電流 - 温度特性と比較することにより温度を検知する。耐 圧試験の実施中常に温度がモニタできるように、モニタ電圧VDは常時印加してもよい。 また、モニタ電圧VDの値は、一例として約1Vである。

[0025]

なお、本実施の形態では、モニタ電極22c、22dを用いた2端子法によるモニタ電流の測定例を例示して説明したが、これに限られず、4端子法等他の方法により測定する 形態としてもよい。4端子法によれば、モニタ電流IDをより高精度に測定することがで きる。なお、4端子法を用いる場合は、モニタ電極の数をもう2個増やせばよい。 【0026】

一方、発熱体80には、図4に示すように、発熱体電極22 e と22 f との間に発熱用 の電源から電圧VP(発熱体電圧VP)を印加する。本実施の形態では、一例として、発 熱体電極22 f を接地し(グランドGNDに接続し)、発熱体電極22 e に正電源を印加 している。ただし、発熱体電極22 e に印加する電源は負電源であってもよい。たとえば 、発熱体電圧VPの値を100V、発熱体電極22 e 及び22 f の抵抗値を含むポリシリ コン82の抵抗値を1000 とすると、消費電力Pは、P=100<sup>2</sup>/1000 = 10 (W)となり、この消費電力Pに応じた熱が被試験体に加えられる。 【0027】

また、発熱体電圧 V P の代わりに、電流 I P (発熱体電流 I P)を流す電流源を、発熱体電極 2 2 e と 2 2 f との間に接続してもよい。この場合、たとえば発熱体電流 I P の値を0.2 (A)、発熱体 8 0 のポリシリコン 8 2 の抵抗値を1 0 0 0 とすると、消費電力 P は、 P = 0.2 × 0.2 × 1 0 0 0 = 4 0 (W)となり、この消費電力 P に応じた熱が被試験体に加えられる。

【0028】

耐圧試験中において、温度モニタダイオード60によるモニタ温度が予め定められた試験温度の目標値(目標試験温度)に達した場合には、発熱体80に接続している電源(電圧源又は電流源)を切り電源からの電力の供給を停止させるか、あるいは電源の発熱体電 EVPの値、又は発熱体電流IPの値を減少させることにより試験温度を一定に維持する ことができる。さらには、発熱体80の電源を可変電圧源又は可変電流源とし、温度モニ タダイオード60でモニタされた温度と目標試験温度との差分を該可変電圧源又は該可変 電流源に負帰還させ、フィードバック制御して試験温度を一定に維持することも可能であ る。

【0029】

つぎに、図5及び図6を参照して、本実施の形態に係る耐圧試験の試験系についてより 詳細に説明する。図5は、本実施の形態に係る耐圧評価用素子10を用いた耐圧試験にお ける被試験体UTとの接続を示す図であり、図5(a)はその断面図を、図5(b)は平 面図を各々示している。また、図6は、耐圧試験における被試験体UTへの高電圧の印加

20

10

30

方法のバリエーションを示している。なお、本実施の形態に係る被試験体UTは、一例として、耐圧評価用素子10と同様の製造工程により製造される半導体素子の、組立工程において用いられる樹脂等の材料である。

(8)

【 0 0 3 0 】

図5(a)に示すように、本実施の形態に係る耐圧試験の試験系では、耐圧評価用素子 10の表面側と金属プレートMP1(高電圧印加用金属端子)とで被試験体UTを挟持し 、耐圧評価用素子10の裏面側に設けられたバックメタル30に接触させて金属プレート MP2を配置する。本実施の形態では、金属プレートMP1の一方(図5(a)で右側の 金属プレートMP1)を、高電圧電極22aの上方に配置させ、金属プレートMP1の他 方(図5(a)で左側の金属プレートMP1)を、ウエル電極22bの上方に配置させ、 双方とも接地している。そして、金属プレートMP2に、耐圧試験用の試験電圧VTを印 加する。試験電圧VTの具体的な値は、被試験体に求められる耐圧等によって異なるが、 一例として、500V程度である。

【0031】

一方、図5(a)に示すように、本実施の形態に係る耐圧試験の試験系では、温度モニ タダイオード60にモニタ電圧VDを印加するために、モニタ電極22cに接続されるモ ニタ金属端子66a、及びモニタ電極22dに接続されるモニタ金属端子66bを被試験 体UTを貫通させて形成している。同様に、発熱体80に発熱体電圧VPを印加するため に、発熱体電極22eに接続される発熱体金属端子84a、及び発熱体電極22fに接続 される発熱体金属端子84bを被試験体UTを貫通させて形成している。

【0032】

モニタ金属端子66a、66b、及び発熱体金属端子84a、84bは、被試験体UT に開孔を設けた後、バンプ法を用いて該開孔を金属で埋め、被試験体UTの表面に所定の 膜厚の金属端子を設けることによって形成する。

【 0 0 3 3 】

図5(b)に示すように、本実施の形態では、モニタ金属端子66a、66b、及び発熱体金属端子84a、84bの形状を平面視略矩形としているが、これに限られず、具体的な設計条件等に応じて、たとえば平面視略円形としてもよい。また、モニタ金属端子66a、66b、及び発熱体金属端子84a、84bの各々には、配線を接続するためのパッドPADが設けられている。

【0034】

本実施の形態では、上述のバンプ法を用いることにより、モニタ金属端子66a、66 b、及び発熱体金属端子84a、84bの膜厚、平面形状、面積等を柔軟に設定すること ができる。ここで、上記バンプに用いる金属材料としては、Au(金)、Cu(銅)等特 に限定されることなく用いることができるが、該金属材料は、耐圧試験の測定器に接続さ れる配線との接触方法や、接触抵抗、配線抵抗等の電気的特性、あるいはコスト等の観点 から総合的に判断して選択される。

【 0 0 3 5 】

つぎに、図6を参照して、本実施の形態に係る耐圧試験の試験系における試験電圧VT の印加方法の各種形態例について説明する。図6では、金属プレートMP1、あるいは被 試験体UTの形状をさまざまに変えることにより、金属プレートMP1と被試験体UTと の接触状態を適宜変更し、さまざまな試験電圧VTの印加方法を選択することができるこ とを説明している。なお、図6では、煩雑化を避けるため、耐圧評価用素子10の温度モ ニタダイオード60、発熱体80、及びバックメタル30、さらに試験系におけるモニタ 金属端子66a、66b、発熱体金属端子84a、84bの図示を省略している。 【0036】

図 6 ( a ) は、 N 型基板 1 2 の裏面に印加させた試験電圧 V T が、 N 型基板 1 2 、 N + 拡散層 2 4 、高電圧電極 2 2 a を介して導電された電圧(サブ電圧)、及び、裏面に印加 させた試験電圧 V T が N 型基板 1 2 と P ウエル 2 6 との界面により形成されるウエル P N 接合、 P + 拡散層 2 8 、ウエル電極 2 2 b を介して導電された電圧(ウエル電圧)の両方 10

30

が、被試験体UTに印加される印加方法の例である。この場合は、高電圧電極22a及び ウエル電極22bを覆うように、耐圧評価用素子10の表面側全体に被試験体UTを配置 し、被試験体UTの全体を覆うように金属プレートMP1を配置する。 【0037】

(9)

図6(b)は、被試験体UTの形状を変え、被試験体UTにウエル電圧のみが印加され るようにした印加方法の例である。この場合は、ウエル電極22bを覆うように、耐圧評 価用素子10の表面側に被試験体UTを配置する。図6(b)では、金属プレートMP1 を耐圧評価用素子10の全体を覆うように配置する形態を例示しているが、これに限られ ず、被試験体UTのみを覆うように金属プレートMP1を配置してもよい。 【0038】

図6(c)は、被試験体UTの形状を変え、被試験体UTにサブ電圧のみが印加され るようにした印加方法の例である。この場合は、高電圧電極22aを覆うように、耐圧評 価用素子10の表面側に被試験体UTを配置する。図6(c)では、金属プレートMP1 を耐圧評価用素子10の全体を覆うように配置する形態を例示しているが、これに限られ ず、被試験体UTのみを覆うように金属プレートMP1を配置してもよい。 【0039】

図6(d)は、被試験体UTを、その形状を変更せず耐圧評価用素子10の表面側全体 を覆うように配置し、金属プレートMP1の形状を変え、被試験体UTにサブ電圧のみが 印加されるようにした印加方法の例である。この場合は、高電圧電極22aの直上を覆う ように金属プレートMP1を配置する。同様に、ウエル電極22bの直上を覆うように金 属プレートMP1の形状を変え、被試験体UTにウエル電圧のみが印加されるようにして もよい。

[0040]

つぎに、図7ないし図10を参照して、本実施の形態に係る耐圧評価用素子10の製造 方法の一例について説明する。なお、本実施の形態では、LOCOS(Local Ox idation of Silicon)法を用いた耐圧評価用素子10の製造方法の一 例を例示して説明するが、これに限られずSTI(Shallow Trench Is olation)法等による製造方法を適用してもよい。あるいは、SOI(Silic on On Insulator)基板を用いた形態としてもよい。また、本実施の形態 に係る耐圧評価用素子10の大きさは、一例として、1cmx1cm程度の大きさである

**[**0041**]** 

まず、図7(a)に示すように、N型基板12にウエット酸化処理を施して、厚さ約800nmのSiO2(シリコン酸化膜)からなる犠牲膜40をウエハ全面に形成する。 【0042】

つぎに、ウエハ全面にフォトレジストを塗布した後、フォトリソグラフィによりパター ニングして P ウエル 2 6 に対応する部分に開口を有するマスクを形成する(図示省略)。 【 0 0 4 3 】

つぎに、上記マスクの開口を通し犠牲膜40を介して、イオン注入法によりP型不純物 、たとえばB<sup>+</sup>(ボロン)を打ち込み、図7(b)に示すようにP+インプラ層42を形 <sup>40</sup> 成する。B<sup>+</sup>を打ち込む際の加速エネルギーは、一例として100keV、ドーズ量は、 一例として、1×10<sup>13</sup>cm<sup>-2</sup>とする。

【0044】

つぎに、ウエハを熱処理してドライブインを施し、 B を活性化させるとともに P + イン プラ層 4 2 を拡散させて、図 7 ( c ) に示すように、 P ウエル 2 6 を形成する。このドラ イブインは、一例として、温度を 1 2 0 0 とした窒素雰囲気中に、ウエハを約 5 4 0 分 間放置することにより行う。

【0045】

つぎに、図7(d)に示すように、HF(フッ化水素)による洗浄等によりウエハ全面の犠牲膜40を除去する。

(10)

[0046]

つぎに、図示を省略するが、LOCOS法により、素子間を分離するフィールド酸化膜の形成を行う。

【0047】

すなわち、ウエハに熱酸化処理を施してパッド酸化膜(SiO<sub>2</sub>膜)を形成し、該パッド酸化膜上にLP-CVD(Low Pressure‐Chemical Vapor Deposition:減圧CVD)法等によりシリコン窒化膜(SiN膜)を形成す る。パッド酸化膜及びシリコン窒化膜の厚さは、一例として、各々約30nm、約150 0nmとする。

[0048]

つぎに、フォトリソグラフィを施した後、RIE(Reactive Ion Etc hing)法等によるエッチングでシリコン窒化膜をエッチングし、フィールド酸化膜1 4に対応する部分に開口を有するマスクを形成する。

【0049】

つぎに、このマスクを用いて熱酸化処理を行い、図7(e)に示すように、フィールド 酸化膜(LOCOS酸化膜)14を形成する。該フィールド酸化膜14の厚さは、一例と して、約800nmとする。

[0050]

つぎに、熱リン酸等により、シリコン窒化膜を除去する。

[0051]

つぎに、ウエハ全面にフォトレジストを塗布した後、フォトリソグラフィによりパター ニングして、N+拡散層24に対応する部分に開口を有するマスクを形成する(図示省略)。

[0052]

つぎに、上記マスクの開口を通し、イオン注入法により N 型不純物、たとえば P<sup>+</sup>(リ ン)を打ち込み、図 8 (a)に示すように N + 拡散層 2 4 を形成する。 P<sup>+</sup>を打ち込む際 の加速エネルギーは、一例として 2 0 k e V、ドーズ量は、一例として、 1 x 1 0<sup>1 5</sup> c m<sup>-2</sup>とする。その後、上記マスクをエッチング等により除去する。

【 0 0 5 3 】

つぎに、ウエハ全面にフォトレジストを塗布した後、フォトリソグラフィによりパター 30 ニングして、 P + 拡散層 2 8 に対応する部分に開口を有するマスクを形成する(図示省略 )。

【0054】

つぎに、上記マスクの開口を通し、イオン注入法により P 型不純物、たとえば B F 2 <sup>+</sup> (フッ化ボロン)を打ち込み、図 8 ( b )に示すように P + 拡散層 2 8 を形成する。 B F 2 <sup>+</sup> を打ち込む際の加速エネルギーは、一例として 3 0 k e V 、ドーズ量は、一例として 、1 × 1 0 <sup>1 5</sup> c m <sup>- 2</sup> とする。その後、上記マスクをエッチング等により除去する。 【 0 0 5 5 】

つぎに、図8(c)に示すように、フィールド酸化膜14上に、PE-CVD(Pla sma Enhanced-CVD)法等を用いて、SiO<sub>2</sub>の酸化膜16を成膜する。 <sup>40</sup> 酸化膜16の厚さは、一例として、約800nmとする。

【 0 0 5 6 】

つぎに、図 8 ( d )に示すように、酸化膜 1 6 上に、LP-CVD(Low Pres sure-CVD)法等を用いて、ポリシリコン膜 4 4 を成膜する。ポリシリコン膜 4 4 の厚さは、一例として、約 3 0 0 n mとする。

【0057】

つぎに、ウエハ全面にフォトレジストを塗布した後、フォトリソグラフィによりパター ニングして、温度モニタダイオード60及び発熱体80に対応する部分以外の部分に開口 を有するマスクを形成する(図示省略)。

【0058】

10

つぎに、 R I E 法等を用いてポリシリコン 膜 4 4 をエッチングし、 図 8 ( e ) に示すように、 温度モニタダイオード 6 0 に対応するポリシリコン 膜 4 6 、 及び発熱体 8 0 に対応 するポリシリコン 膜 4 8 を形成する。

【0059】

つぎに、ウエハ全面にフォトレジストを塗布した後、フォトリソグラフィによりパター ニングして、温度モニタダイオード60のN+ポリシリコン64、及び発熱体80のポリ シリコン82に対応する部分に開口を有するマスクを形成する(図示省略)。 【0060】

つぎに、上記マスクの開口を通し、イオン注入法により N 型不純物、たとえば P <sup>+</sup> を打ち込み、図 9 (a)に示すように、 N + ポリシリコン 6 4、及びポリシリコン 8 2 を形成 <sup>10</sup> する。 P <sup>+</sup> を打ち込む際の加速エネルギーは、一例として 1 2 0 k e V、ドーズ量は、一 例として、 2 . 5 × 1 0 <sup>1 5</sup> c m <sup>- 2</sup> とする。その後、上記マスクをエッチング等により 除去する。

[0061]

つぎに、ウエハ全面にフォトレジストを塗布した後、フォトリソグラフィによりパター ニングして、温度モニタダイオード60のP+ポリシリコン62に対応する部分に開口を 有するマスクを形成する(図示省略)。

【0062】

つぎに、上記マスクの開口を通し、イオン注入法により P 型不純物、たとえば B <sup>+</sup> を打ち込み、図 9 ( b )に示すように、 P + ポリシリコン 6 2 を形成する。 B <sup>+</sup> を打ち込む際 <sup>20</sup>の加速エネルギーは、一例として 5 0 k e V 、ドーズ量は、一例として、 1 × 1 0 <sup>1 5</sup> c m <sup>- 2</sup> とする。その後、上記マスクをエッチング等により除去する。

【 0 0 6 3 】

つぎに、図9(c)に示すように、AP-CVD(Atmospheric Pres sure-CVD)法等を用いて、ウエハ全面に、BPSG膜18を成膜する。BPSG 膜18の厚さは、一例として、約500nmとする。

【0064】

つぎに、ウエハにアニール処理を施し、 B P S G 膜 1 8 を熱拡散させ、熱硬化させる。 このアニール処理は、一例として、温度を 9 0 0 とした窒素雰囲気中に、ウエハを約 3 0 分間放置することにより行う。

【0065】

つぎに、図9(d)に示すように、酸化膜16及びBPSG膜18を貫通して、N+拡 散層24に達するコンタクトホールHa、P+拡散層28に達するコンタクトホールHb、温度モニタダイオード60に達するコンタクトホールHc、Hd、及び発熱体80に達 するコンタクトホールHe、Hfを、フォトリソグラフィ及びRIE法等のエッチングを 用いて形成する。

【0066】

つぎに、図9(e)に示すように、スパッタ法等により、コンタクトホールHaないし Hfを埋めつつウエハ全面に金属膜50を形成する。金属膜50の金属としては、たとえ ば、A1(アルミニウム)を用いることができる。また、金属膜50の厚さは、一例とし て、2µmとする。

【0067】

つぎに、フォトリソグラフィ及び R I E 法等のエッチングを用いて金属膜 5 0 をエッチングし、図 1 0 (a)に示すように、所定の形状の高電圧電極 2 2 a、ウエル電極 2 2 b、モニタ電極 2 2 c、 2 2 d、発熱体電極 2 2 e、 2 2 f を形成する。 【 0 0 6 8】

つぎに、図10(b)に示すように、PE-CVD法等を用いて、ウエハ全面に、絶縁 膜52を成膜する。絶縁膜52の材料としては、たとえば、シリコン窒化膜を用いること ができる。また、絶縁膜52の厚さは、一例として、約300nmとする。 【0069】 30

つぎに、フォトリソグラフィ及びエッチングを用いて絶縁膜52をエッチングし、図1 0(c)に示すように、高電圧電極22a、ウエル電極22b、モニタ電極22c、22 d、発熱体電極22e、22fに対応する部位に開口部を設け、パッシベーション膜20 を形成する。

[ 0 0 7 0 ]

つぎに、図10(d)に示すように、 N 型基板12の裏面に金属を蒸着し、バックメタル30を形成する。バックメタル30の材料としては、たとえばTi(チタン)が用いられ、バックメタル30の厚さは、一例として、200nmとする。

【0071】

以上の製造方法により、本実施の形態に係る耐圧評価用素子10が製造される。 【0072】

以上詳述したように、本実施の形態に係る耐圧評価用素子10では、温度モニタダイオ ード60、及び発熱体80が、フィールド酸化膜14と酸化膜16からなる絶縁層により N型基板12から絶縁されている。そのため、N型基板12に高電圧パルスや高電圧ノイ ズなどが印加されても、N型基板12内にある多数キャリアである高電圧電子や少数キャ リアである高電圧ホールが直接温度モニタダイオード60、あるいは発熱体80まで到達 しない。その結果、温度モニタダイオード60、あるいは発熱体80が直接高電圧パルス や高電圧ノイズの影響を受けることが抑制される。したがって、耐圧試験において、大電 流が流れて測定器等が破壊されるという問題も発生し難くなる。つまり、本実施の形態に 係る耐圧評価用素子10によれば、基板への高電圧の外乱印加に伴う素子あるいは評価系 の破壊が抑制された耐圧評価用素子及び耐圧評価用素子の製造方法を提供することが可能 となる。

20

10

【0073】

[第2の実施の形態]

つぎに、図11ないし図14を参照して、本実施の形態に係る耐圧評価用素子10aに ついて説明する。本実施の形態は、高電圧電極22a及びウエル電極22bにフューズを 設けた形態であり、その他の構成は上記実施の形態と同様なので、同じ構成には同一の符 号を付して説明を省略する。

[0074]

図11(a)に示すように、耐圧評価用素子10aは、高電圧電極22aとN+拡散層 30 24との間に直列に接続されたN+ポリシリコン抵抗34、及びウエル電極22bとP+ 拡散層28との間に直列に接続されたP+ポリシリコン抵抗32を備えている。

【0075】

図11(b)に、P+ポリシリコン抵抗32の平面図を示す。P+ポリシリコン抵抗3 2の幅Wは、一例として約10µm、長さLは、一例として約150µmであり、P+ポ リシリコン抵抗32の抵抗値は、一例として約10k である。 【0076】

図11(c)に、N+ポリシリコン抵抗34の平面図を示す。N+ポリシリコン抵抗3 4の幅Wは、一例として約10µm、長さLは、一例として約150µmであり、N+ポ リシリコン抵抗34の抵抗値は、一例として約3.5k である。 【0077】

なお、上記の、 P + ポリシリコン抵抗32及び N + ポリシリコン抵抗34のサイズ、抵抗値は一例であり、具体的設計等に応じて設定された適宜なサイズ、抵抗値としてよい。 また、 P + ポリシリコン抵抗32及び N + ポリシリコン抵抗34の抵抗値が異なるのは、 本実施の形態における製造工程の条件(不純物注入の際の加速エネルギー、ドーズ量等) の違いに基づくものであり、むろん該条件を変え同じ抵抗値としてもよい。 【0078】

図12(a)に、P+ポリシリコン抵抗32に接続される部位を含めた等価回路図、図 12(b)にP+ポリシリコン抵抗32の電圧 - 電流特性の一例を示す。図12(a)に 示すように、P+ポリシリコン抵抗32の一端はウエル電極22bに接続され、他端はN

型基板12とPウエルとの界面に形成されるダイオードDWを介してバックメタル30に 接続されている。そして、先述したように、ウエル電極22bとバックメタル30との間 に、試験電圧としてのウエル電圧が印加される。

【 0 0 7 9 】

図12(b)に示すように、本実施の形態に係るP+ポリシリコン抵抗32では、0. 02A程度の電流(溶断電流)が流れるとポリシリコンが溶断し、電流が流れなくなって いる。このことから、p+ポリシリコン抵抗32が、ウエル電圧に対するフューズとして の機能を有することがわかる。つまり、ウエル電圧が印加された状態において、N型基板 12等に印加された高電圧パルスや高電圧ノイズ等の外乱によりウエル電極22bに過電 流が流れようとしても、P+ポリシリコン抵抗32により電流制限がかかる。あるいは、 溶断電流以上に流れようとするとP+ポリシリコン抵抗32がフューズとなり溶断して、 電流を遮断る。そのためN型基板12の裏面に電圧を印加する測定系、もしくはウエル電 極に接続される測定系に対する過電流の流入を抑制することができ、さらには、測定器の 破壊を防止することができる。

[0080]

図12(c)に、N+ポリシリコン抵抗34に接続される部位を含めた等価回路図、図 12(d)にN+ポリシリコン抵抗34の電圧 - 電流特性の一例を示す。図12(c)に 示すように、N+ポリシリコン抵抗34の一端は高電圧電極22aに接続され、他端はバ ックメタル30に接続されている。そして、先述したように、高電圧電極22aとバック メタル30との間に、試験電圧としてのサブ電圧が印加される。

【0081】

図12(d)に示すように、本実施の形態に係るN+ポリシリコン抵抗34では、0. 025A程度の電流(溶断電流)が流れるとポリシリコンが溶断し、電流が流れなくなっ ている。このことから、P+ポリシリコン抵抗32と同様に、N+ポリシリコン抵抗34 が、サブ電圧に対するフューズとしての機能を有することがわかる。つまり、サブ電圧が 印加された状態において、N型基板12等に印加された高電圧パルスや高電圧ノイズ等の 外乱により高電圧電極22aに過電流が流れようとしても、N+ポリシリコン抵抗34に より電流制限がかかる。あるいは、溶断電流以上に流れようとするとN+ポリシリコン抵 抗34がフューズとなり溶断して、電流を遮断る。そのためN型基板12の裏面に電圧を 印加する測定系、もしくはサブ電極に接続される測定系に対する過電流の流入を抑制する ことができ、さらには、測定器の破壊を防止することができる。 【0082】

つぎに、図13及び図14を参照して、本実施の形態に係る耐圧評価用素子10aの製造方法の一例について説明する。本実施の形態も、上記実施の形態と同様N型基板12を採用し、LOCOS法を用いた耐圧評価用素子10aの製造方法を例示して説明する。なお、図7(a)に示す犠牲膜の成膜から、図7(e)に示すLOCOS法によるフィールド酸化膜14の形成までは上記実施の形態と同様であるので説明を省略し、図7(e)に示されたウエハの状態から説明する。

【0083】

まず、図13(a)に示すように、フィールド酸化膜14上に、PE-CVD法等を用 40 いて、SiO<sub>2</sub>の酸化膜54を成膜する。酸化膜54の厚さは、一例として、約800 n mとする。

[0084]

つぎに、図13(b)に示すように、酸化膜54を貫通して、N+拡散層24に対応する部分に達するコンタクトホールHh、P+拡散層28に対応する部分に達するコンタクトホールHgを、フォトリソグラフィ及びRIE法等のエッチングを用いて形成する。 【0085】

つぎに、ウエハ全面にフォトレジストを塗布した後、フォトリソグラフィによりパター ニングして、N+拡散層24に対応する部分に開口を有するマスクを形成する(図示省略 )。 10

[0086]

つぎに、上記マスクの開口を通し、イオン注入法により N 型不純物、たとえば P <sup>+</sup> を打ち込み、図13(c)に示すように N + 拡散層24を形成する。 P <sup>+</sup> を打ち込む際の加速 エネルギーは、一例として20k e V、ドーズ量は、一例として、1×10<sup>15</sup> c m <sup>-2</sup> とする。その後、上記マスクをエッチング等により除去する。

【0087】

つぎに、ウエハ全面にフォトレジストを塗布した後、フォトリソグラフィによりパター ニングして、 P + 拡散層 2 8 に対応する部分に開口を有するマスクを形成する(図示省略 )。

10

つぎに、上記マスクの開口を通し、イオン注入法により P 型不純物、たとえば B F 2 <sup>+</sup> を打ち込み、図13(d)に示すように P + 拡散層28を形成する。 B F 2 <sup>+</sup>を打ち込む 際の加速エネルギーは、一例として30keV、ドーズ量は、一例として、1×10<sup>15</sup> cm<sup>・2</sup>とする。その後、上記マスクをエッチング等により除去する。

【 0 0 8 9 】

つぎに、図13(e)に示すように、LP-CVD法等を用いて、酸化膜54上に、コンタクトホールHg、Hhを埋めつつポリシリコン膜56を成膜する。ポリシリコン膜5 6の厚さは、一例として、約300nmとする。

【 0 0 9 0 】

つぎに、ウエハ全面にフォトレジストを塗布した後、フォトリソグラフィによりパター 20 ニングして、 P + ポリシリコン抵抗 3 2 、 N + ポリシリコン抵抗 3 4 、温度モニタダイオ ード 6 0 、及び発熱体 8 0 に対応する部分以外の部分に開口を有するマスクを形成する ( 図示省略)。

【0091】

つぎに、上記マスクを介してRIE法等によりポリシリコン膜56をエッチングし、図14(a)に示すように、P+ポリシリコン抵抗32に対応するポリシリコン膜56b、N+ポリシリコン抵抗34に対応するポリシリコン膜56a、温度モニタダイオード60に対応するポリシリコン膜56cc、及び発熱体80に対応するポリシリコン膜56dを形成する。

【0092】

つぎに、ウエハ全面にフォトレジストを塗布した後、フォトリソグラフィによりパター ニングして、N+ポリシリコン抵抗34、温度モニタダイオード60のN+ポリシリコン 64、及び発熱体80のポリシリコン82に対応する部分に開口を有するマスクを形成す る(図示省略)。

【0093】

つぎに、上記マスクの開口を通し、イオン注入法により N 型不純物、たとえば P <sup>+</sup> を打ち込み、図14(b)に示すように、 N + ポリシリコン抵抗34、 N + ポリシリコン64 、及びポリシリコン82を形成する。 P <sup>+</sup> を打ち込む際の加速エネルギーは、一例として 120 k e V、ドーズ量は、一例として、2.5 × 10<sup>15</sup> c m <sup>-2</sup>とする。その後、上 記マスクをエッチング等により除去する。

【0094】

つぎに、ウエハ全面にフォトレジストを塗布した後、フォトリソグラフィによりパター ニングして、 P + ポリシリコン抵抗 3 2 、温度モニタダイオード 6 0 の P + ポリシリコン 6 2 に対応する部分に開口を有するマスクを形成する(図示省略)。

【0095】

つぎに、上記マスクの開口を通し、イオン注入法により P 型不純物、たとえば B <sup>+</sup> を打ち込み、図14(c)に示すように、 P + ポリシリコン抵抗32、及び P + ポリシリコン 62を形成する。 B <sup>+</sup> を打ち込む際の加速エネルギーは、一例として50 k e V、ドーズ 量は、一例として、1×10<sup>15</sup> c m <sup>-2</sup>とする。その後、上記マスクをエッチング等に より除去する。

(15)

[0096]

以降の工程は、上記実施の形態に係る図9(c)ないし図10(d)と同様なので、説 明を省略する。以上の製造方法により、本実施の形態に係る耐圧評価用素子10aが製造 される。

【0097】

本実施の形態に係る耐圧評価用素子10 a によれば、上記実施の形態に係る耐圧評価用 素子10が奏する効果に加え、高電圧電極22 a 及びウエル電極22 b に直列にフューズ を接続されているので、N型基板12 に高電圧の外乱が印加された場合でも、過電流の発 生が抑制される、あるいは過電流が遮断されるという効果を奏する。その結果、耐圧試験 に関連する測定器の過電流による破壊を防止することができるという効果も奏する。 【0098】

なお、上記実施の形態では、温度モニタダイオード60、あるいは発熱体80を、N型 基板12から分離する酸化膜として、フィールド酸化膜14と酸化膜16の2段で形成す る形態を例示して説明したが、これに限られない。本発明の効果を奏する程度の膜厚(上 記実施の形態では、フィールド酸化膜14の膜厚約800nmと酸化膜16の膜厚約80 0nmの合計膜厚である約1.6µm。ただし、耐圧試験を行う高電圧の値等によって異 なる。)が確保されれば、1段の酸化膜で形成してもよいし、3段以上の酸化膜で形成し てもよい。また、温度モニタダイオード60、あるいは発熱体80を、N型基板12から 分離する層は絶縁層であればよいので、酸化膜に限られず他の材料、たとえば、窒化膜や BPSG膜等を用いてもよい。

【0099】

また、上記実施の形態では、N+拡散層24と接続された高電圧電極22a、及びP+ 拡散層28と接続されたウエル電極22bの両方を有する形態を例示して説明したが、こ れに限られず、被試験体の試験態様等に応じていずれか一方のみを用いる形態としてもよ い。この場合、上記製造方法において、採用しなかった電極、拡散層等の製造工程を省略 すればよい。また、上記実施の形態では、N+拡散層24と接続された高電圧電極22a 、及びP+拡散層28と接続されたウエル電極22bが各々1個ずつとした形態を例示し て説明したが、これに限られず、被試験体の大きさ等に応じて各々複数個とした形態とし てもよい。

【符号の説明】

| Ĺ | 0 | 1 | 0 | 0 |   |   |   |    |   |    |   |    |   |   |   |
|---|---|---|---|---|---|---|---|----|---|----|---|----|---|---|---|
| 1 | 0 | 、 | 1 | 0 | а |   | 耐 | 圧  | 評 | 価  | 用 | 素  | 子 |   |   |
| 1 | 2 |   |   |   | Ν | 型 | 基 | 板  |   |    |   |    |   |   |   |
| 1 | 4 |   |   |   | フ | 1 | _ | ル  | ド | 酸  | 化 | 膜  |   |   |   |
| 1 | 6 |   |   |   | 酸 | 化 | 膜 |    |   |    |   |    |   |   |   |
| 1 | 8 |   |   |   | В | Ρ | S | G  | 膜 |    |   |    |   |   |   |
| 2 | 0 |   |   |   | パ | ッ | シ | べ  | — | シ  | Э | ン  | 膜 |   |   |
| 2 | 2 | а |   |   | 高 | 電 | 圧 | 電  | 極 |    |   |    |   |   |   |
| 2 | 2 | b |   |   | ウ | т | ル | 電  | 極 |    |   |    |   |   |   |
| 2 | 2 | с | 、 | 2 | 2 | d |   | Ŧ  | _ | タ  | 電 | 極  |   |   |   |
| 2 | 2 | e | 、 | 2 | 2 | f |   | 発  | 熱 | 体  | 電 | 極  |   |   |   |
| 2 | 4 |   |   |   | Ν | + | 拡 | 散  | 層 |    |   |    |   |   |   |
| 2 | 6 |   |   |   | Ρ | ウ | т | ル  |   |    |   |    |   |   |   |
| 2 | 8 |   |   |   | Ρ | + | 拡 | 散  | 層 |    |   |    |   |   |   |
| 3 | 0 |   |   |   | バ | ッ | ク | ኦ  | タ | ル  |   |    |   |   |   |
| 3 | 2 |   |   |   | Ρ | + | ポ | IJ | シ | IJ | コ | ン  | 抵 | 抗 |   |
| 3 | 4 |   |   |   | Ν | + | ポ | IJ | シ | IJ | コ | ン  | 抵 | 抗 |   |
| 4 | 0 |   |   |   | 犠 | 牲 | 膜 |    |   |    |   |    |   |   |   |
| 4 | 2 |   |   |   | Ρ | + | 1 | ン  | プ | ∍  | 層 |    |   |   |   |
| 4 | 4 | 、 | 4 | 6 | 、 | 4 | 8 |    | ポ | IJ | シ | IJ | コ | ン | 膜 |

30

10

50 金属膜 52 絶 縁 膜 54 酸化膜 56 ポリシリコン 膜 6 0 温度モニタダイオード 62 P + ポリシリコン N + ポリシリコン 64 66a、66b モニタ金属端子 84a、84b 発熱体金属端子 8 0 発 熱 体 82 ポリシリコン モニタ電流 ΙD ΙP 発熱体電流 Ha~Hh コンタクトホール MP1、MP2 金属プレート ΡΑD パッド UΤ 被 試 験 体 VΟ モニタ電圧 VΡ 発熱体電圧 νт 試験電圧

【図1】



【図2】











【図4】























MP2

<u></u>

MP1

(18)





22́a

Īw





(b)



Q

Ċ

(c)





## 【図13】

(c)

2<sup>′</sup>4











フロントページの続き

| (51) Int.CI.                  |           |          |          | FΙ      |        |                  | テーマコード( | 参考)  |      |  |  |
|-------------------------------|-----------|----------|----------|---------|--------|------------------|---------|------|------|--|--|
| H 0 1 L                       | 21/66     | (2006.0  | )1)      | H 0     | 1L 2   | 1/66             |         | Υ    |      |  |  |
|                               |           |          |          |         |        |                  |         |      |      |  |  |
| (74)代理人                       | 100099025 | 5        |          |         |        |                  |         |      |      |  |  |
|                               | 弁理士       | 福田 浩志    |          |         |        |                  |         |      |      |  |  |
| (72)発明者                       | 瀬戸 勝      |          |          |         |        |                  |         |      |      |  |  |
|                               | 宮城県黒      | 川郡大衡村    | 沖の平1番    | ラピス     | セミコン   | ノダクタ             | 宮城株     | 式会社  | 内    |  |  |
| (72)発明者                       | 國井 有      | E        |          |         |        |                  |         |      |      |  |  |
|                               | 宮城県黒      | 川郡大衡村    | 沖の平1番    | ・ラピス    | セミコン   | ノダクタ             | 宮城株     | 式会社  | 内    |  |  |
| (72)発明者                       | 草野 健      | 一郎       |          |         |        |                  |         |      |      |  |  |
|                               | 宮城県黒      | 川郡大衡村    | 沖の平1番    | ラピス     | セミコン   | ノダクタ             | 宮城株     | 式会社  | 内    |  |  |
| (72)発明者                       | 森下 順      |          |          |         |        |                  |         |      |      |  |  |
|                               | 福岡県福      | 岡市早良区    | 百道浜三丁    | 目8番3    | 3号 彬   | <del>k</del> 式会社 | ウォル     | ツ内   |      |  |  |
| (72)発明者                       | 友景 肇      |          |          |         |        |                  |         |      |      |  |  |
| 福岡県福岡市城南区七隈八丁目19番1号 学校法人福岡大学内 |           |          |          |         |        |                  |         |      |      |  |  |
| Fターム(参                        | 考) 4M106  | AA07 AB2 | 0 ACO2 E | A14 CA1 | 4      |                  |         |      |      |  |  |
|                               | 5F038     | AR01 ARC | 9 AR13 A | V15 AZ0 | 8 BH02 | BH15             | CA08    | DT12 | EZ06 |  |  |
|                               |           | EZ13 EZ1 | 4 EZ15 E | Z16 EZ1 | 7 EZ20 |                  |         |      |      |  |  |